Close
Metadata

%0 Conference Proceedings
%4 sid.inpe.br/sibgrapi/2012/09.27.15.58
%2 sid.inpe.br/sibgrapi/2012/09.27.15.58.28
%@isbn 978-85-7669-269-0
%T Arquitetura multiprocessadora para processamento de imagem explorando processadores digitais de sinais
%D 1991
%A Ferasoli Filho, Humberto,
%A Pegoraro, Renê,
%A Franchin, Marcelo Nicoletti,
%A Saito, José Hiroki,
%@affiliation Departamento de Computação da Faculdade de Ciências de Bauru da Universidade Estadual Paulista Júlio de Mesquita Filho (UNESP)
%@affiliation Departamento de Computação da Faculdade de Ciências de Bauru da Universidade Estadual Paulista Júlio de Mesquita Filho (UNESP)
%@affiliation Departamento de Computação da Faculdade de Ciências de Bauru da Universidade Estadual Paulista Júlio de Mesquita Filho (UNESP)
%@affiliation Departamento de Computação do Centro de Ciências Exatas e de Tecnologia da Universidade Federal de São Carlos (UFSCar)
%E Zuffo, João Antonio,
%E Lopes, Roseli de Deus,
%E Bernal, Volnys Borges,
%E Zuffo, Marcelo Knörich,
%E Kofuji, Sérgio Takeo,
%B Simpósio Brasileiro de Computação Gráfica e Processamento de Imagens, 4 (SIBGRAPI)
%C São Paulo
%8 14 - 17 jul. 1991
%I Sociedade Brasileira de Computação
%J Porto Alegre
%P 87-92
%S Anais
%K processamento de imagem, processadores de sinais digitais, máquina estruturada, Flynn MIMD, processadores DSPs.
%X In this work a new parallel architecture for image processing, using Digital Signal Processors (DSP) is presented. A Flynns classification MIMD structured machine. DSPs as processors elements and the bus topology are introduced as the main features of the system.
%9 Processamento de Imagens
%@language pt
%3 Arquitetura multiprocessadora para processamento de imagem.pdf


Close